岗位职责:
1、根据产品需求,参与定义FPGA系统架构,负责RTL设计、实现、仿真与调试,确保满足严格的时序、资源和功耗目标。
2、负责开发与优化ADC/DAC控制逻辑、高速串行接口、并行接口数据流传输逻辑等。
3、负责将核心DSP算法等(如数字滤波、实时FFT、数字下变频、相关计算等)进行硬件优化和流水线实现。
4、与硬件工程师、嵌入式软件工程师紧密协作,完成板级调试、系统联调与性能验证。
5、编写设计文档、测试报告等。
任职要求:
1、硕士及以上学历,电子、自动化、信号处理及通信等相关专业,3年以上FPGA开发经验。
2、精通Verilog/VHDL,具备良好的编码风格和模块化设计思想。
3、熟悉FPGA开发流程和Xilinx、Altera开发环境,能熟练使用Vivado、Modelsim等开发工具;
4、拥有高速数字电路设计经验,熟悉时序分析、跨时钟域处理、高速SerDes应用基础。
具备以下至少一个领域的实践经验:
数据采集系统:熟悉ADC/DAC接口(SPI, LVDS, JESD204B)、模拟前端控制逻辑。
数字信号处理:在FPGA上实现过FIR/IIR滤波器、FFT、调制解调等算法。