更新于 3月5日

FPGA开发工程师

1-2万
  • 太原尖草坪区
  • 1-3年
  • 本科
  • 全职
  • 招1人

职位描述

Verilog HDLVHDLFPGA开发设计经验
职位描述:
1、负责FPGA相关硬件平台的逻辑设计、RTL代码编写、仿真、调试与测试验证。
2、参与硬件平台方案讨论,负责FPGA相关部分的原理图与PCB设计审查,确保信号完整性、电源完整性等设计规范。
3、根据系统需求,完成FPGA模块的时序约束、综合、布局布线及调试优化,输出相关设计文档。
4、与硬件、软件团队协同完成单板及系统级硬件测试,定位并解决开发过程中的技术问题。
5、按照项目开发计划节点,保质保量完成所负责的FPGA开发任务。
任职要求:
1、电子工程、通信工程、计算机、自动化等相关专业,本科及以上学历。
2、具备1-3年及以上FPGA开发设计经验,熟悉FPGA/硬件项目开发流程。
3、熟练掌握Verilog/VHDL等硬件描述语言,熟悉Xilinx或Altera(Intel)等主流FPGA器件架构与开发工具链(如Vivado, Quartus等)。
4、具备良好的沟通能力和团队协作精神,有较强的分析问题和解决问题的能力。

工作地点

尖草坪区晋创谷·太原B2

职位发布者

郝女士/行政专员

昨日活跃
立即沟通
公司Logo山西安算半导体技术有限公司
山西安算技术有限公司成立于2024年,落址晋创谷·太原——这座集聚优质科创资源、赋能产业升级的核心科创园区,坐拥优质产业配套与发展沃土。公司由信创龙头百信集团长期孵化,依托母公司雄安安算(雄安新区首批重点引入的自主核心技术企业之一)的硬核技术储备与全链条产业资源,秉持“先安全,再计算”的核心技术理念,围绕自研SPU安全处理架构,打造涵盖安全主控芯片、AI SoC、高性能服务器主板、安全计算整机、具身智能控制核心的“曜阙”系列产品体系,实现从指令集、IP内核、芯片、板卡系统到整机平台的全栈自主创新。公司核心团队深耕芯片体系结构、可信计算、AI芯片架构、操作系统、机器人控制等核心领域,技术积淀深厚,成员均为行业资深人才,主持或参与多项国家及省部级重点科研项目,手握多项核心发明专利,自主掌握从IP内核、软硬件架构到系统级工程化落地的全链条关键能力;此外,公司已与百信集团、中科院软件所、算能科技、中科睿芯、北航、北理、中北大学等多家顶尖机构及企业达成长期战略合作,聚力推进产业链协同发展,共筑国产安全计算产业生态。目前公司核心技术已获行业高度认可,接连承接多项重点科研项目,深耕国产自主可控芯片赛道,凭借硬核自研实力与广阔产业化前景,攻坚核心技术壁垒,筑牢信创产业底层根基,助力国家数字安全与产业自主可控高质量发展。
公司主页